Ova je aplikacija potpuni besplatni priručnik VLSI dizajna koji pokriva važne teme, bilješke, materijale na tečaju.
ima više od 90 tema VLSI dizajna u detalje. Te su teme podijeljene u 5 cjelina.
Dio je obrazovanja iz elektronike i komunikacijskog inženjerstva koje donosi važne teme, bilješke, vijesti i blog na tu temu. Preuzmite aplikaciju kao brzi referentni vodič i e-knjigu o ovoj temi elektronike i komunikacijskog inženjerstva.
Aplikacija je dizajnirana za brzo učenje, revizije, preporuke u vrijeme ispita i intervjua.
Ova aplikacija pokriva većinu povezanih tema i detaljno objašnjenje sa svim osnovnim temama.
Neke od tema obuhvaćenih ovom e-knjigom o inženjerstvu su:
1. Poluvodičke memorije: Uvod i vrste
2. Memorija samo za čitanje (ROM)
3. DRAM ćelija s tri tranzistora
4. Jedna tranzistorska DRAM ćelija
5. Flash memorija
6. Logički sklopovi CMOS niske snage: Uvod
7. Projektiranje CMOS pretvarača
8. MOS invertori : uvod u sklopne karakteristike
9. Tehnike temeljene na skeniranju
10. Ugrađene tehnike samotestiranja (BIST).
11. Povijesna perspektiva VLSI dizajna: Mooreov zakon
12. Klasifikacija tipova CMOS digitalnih sklopova
13. Primjer dizajna kruga
14. Metodologije projektiranja VLSI
15. Tijek projektiranja VLSI
16. Hijerarhija dizajna
17. Pojam pravilnosti, modularnosti i lokalnosti
18. Izrada CMOS-a
19. Tijek procesa proizvodnje: Osnovni koraci
20. Izrada nMOS tranzistora
21. Izrada CMOS-a: proces p-jažica
22. Izrada CMOS-a: proces s n-bužicom
23. Izrada CMOS-a: proces s dvije kade
24. Stick dijagrami i dizajn izgleda maske
25. MOS tranzistor : fizička struktura
26. MOS sustav pod vanjskom pristranošću
27. Struktura i rad MOSFET-a
28. Napon praga
29. Trenutne naponske karakteristike MOSFET-a
30. Mosfet skaliranje
31. Učinci skaliranja
32. Efekti male geometrije
33. MOS Kapacitivnosti
34. MOS inverter
35. Karakteristike prijenosa napona (VTC) MOS pretvarača
36. Invertori s MOSFET opterećenjem n-tipa
37. Pretvarač otpornog opterećenja
38. Projekt izmjenjivača iscrpljenog opterećenja
39. CMOS pretvarač
40. Definicije vremena odgode
41. Izračun vremena kašnjenja
42. Dizajn pretvarača s ograničenjima kašnjenja: Primjer
43. Kombinacijski MOS logički sklopovi : uvod
44. MOS logički sklopovi s trošenjem nMOS opterećenja: vrata s dva ulaza NOR
45. MOS logički sklopovi s iscrpljivanjem nMOS opterećenja: generalizirana NOR struktura s više ulaza
46. MOS logički sklopovi s iscrpljivanjem nMOS opterećenja: Analiza prijelaza NOR vrata
47. MOS logički sklopovi s trošenjem nMOS opterećenja: NAND vrata s dva ulaza
48. MOS logički sklopovi s iscrpljenim nMOS opterećenja: generalizirana NAND struktura s više ulaza
49. MOS logički sklopovi s osiromašenim nMOS opterećenja: Analiza prijelaza NAND vrata
50. CMOS logički sklopovi: NOR2 (dva ulaza NOR) vrata
51. CMOS NAND2 (dva ulaza NAND) vrata
52. Izgled jednostavnih CMOS logičkih vrata
53. Složeni logički sklopovi
54. Složena CMOS logička vrata
55. Izgled složenih CMOS logičkih vrata
56. AOI i OAI Gates
57. Pseudo-nMOS Gates
58. CMOS puni sklop za zbrajanje i prijenos mreškanja
59. CMOS prijenosna vrata (prolazna vrata)
60. Komplementarna logika prolaznog tranzistora (CPL)
61. Sekvencijalni MOS logički sklopovi: Uvod
62. Ponašanje bistabilnih elemenata
63. Krug zasuna SR
64. Zasun SR sa taktom
65. Zasun JK zasun
66. Master-Slave flip-flop
67. CMOS D-zasun i Flip-Flop s okidanjem ruba
68. Dinamički logički sklopovi: Uvod
69. Osnovni principi sklopova prolaznih tranzistora
Sve teme nisu navedene zbog ograničenja znakova.
Svaka tema je kompletirana dijagramima, jednadžbama i drugim oblicima grafičkih prikaza za bolje učenje i brže razumijevanje.
Ova će aplikacija biti korisna za brzu referencu. Revizija svih koncepata može se završiti u roku od nekoliko sati pomoću ove aplikacije.
Umjesto da nam date nižu ocjenu, pošaljite nam svoje upite, probleme i dajte nam vrijedne ocjene i prijedloge kako bismo to mogli razmotriti za buduća ažuriranja. Rado ćemo ih riješiti umjesto vas.