Ta aplikacija je popoln brezplačen priročnik za VLSI Design, ki zajema pomembne teme, opombe, gradiva o tečaju.
ima več kot 90 tem podrobno načrtovanja VLSI. Te teme so razdeljene v 5 enot.
Je del izobraževanja o elektroniki in komunikacijskem inženirstvu, ki prinaša pomembne teme, zapiske, novice in blog na to temo. Prenesite aplikacijo kot hitri referenčni vodnik in e-knjigo na to temo elektronike in komunikacijskega inženiringa.
Aplikacija je zasnovana za hitro učenje, popravke, reference v času izpitov in intervjujev.
Ta aplikacija pokriva večino sorodnih tem in podrobno razlago z vsemi osnovnimi temami.
Nekatere teme, ki jih pokriva ta inženirska e-knjiga, so:
1. Polprevodniški spomini: Uvod in vrste
2. Pomnilnik samo za branje (ROM)
3. Tri tranzistorska celica DRAM
4. Ena tranzistorska celica DRAM
5. Flash pomnilnik
6. Logična vezja CMOS z nizko močjo: Uvod
7. Zasnova CMOS pretvornikov
8. MOS inverterji: uvod v stikalne značilnosti
9. Tehnike, ki temeljijo na skeniranju
10. Vgrajene tehnike samotestiranja (BIST).
11. Zgodovinska perspektiva oblikovanja VLSI: Moorov zakon
12. Klasifikacija tipov digitalnih vezij CMOS
13. Primer načrtovanja vezja
14. Metodologije načrtovanja VLSI
15. Potek načrtovanja VLSI
16. Hierarhija oblikovanja
17. Pojem pravilnosti, modularnosti in lokalnosti
18. Izdelava CMOS
19. Potek postopka izdelave: Osnovni koraki
20. Izdelava nMOS tranzistorja
21. Izdelava CMOS: proces p-jam
22. Izdelava CMOS: n-vodnjak proces
23. Izdelava CMOS: postopek z dvojno kadjo
24. Stick diagrami in oblikovanje postavitve maske
25. MOS tranzistor : fizična struktura
26. Sistem MOS pod zunanjo pristranskostjo
27. Zgradba in delovanje MOSFET-a
28. Mejna napetost
29. Tokovne napetostne karakteristike MOSFET
30. Mosfet skaliranje
31. Učinki skaliranja
32. Učinki male geometrije
33. MOS kapacitivnosti
34. MOS pretvornik
35. Karakteristike prenosa napetosti (VTC) MOS pretvornika
36. Pretvorniki z obremenitvijo MOSFET tipa n
37. Pretvornik z uporovno obremenitvijo
38. Načrtovanje pretvornikov izčrpanosti
39. CMOS pretvornik
40. Definicije časa zakasnitve
41. Izračun časov zakasnitve
42. Zasnova pretvornika z omejitvami zakasnitve: Primer
43. Kombinirana MOS logična vezja : uvod
44. Logična vezja MOS z izčrpanimi obremenitvami nMOS: vrata z dvema vhodoma NOR
45. Logična vezja MOS z izčrpanimi obremenitvami nMOS: posplošena struktura NOR z več vhodi
46. Logična vezja MOS z izčrpanimi obremenitvami nMOS: Prehodna analiza vrat NOR
47. Logična vezja MOS z izčrpanimi obremenitvami nMOS: vrata NAND z dvema vhodoma
48. Logična vezja MOS z izčrpanimi obremenitvami nMOS: posplošena struktura NAND z več vhodi
49. Logična vezja MOS z izčrpanimi obremenitvami nMOS: Prehodna analiza vrat NAND
50. CMOS logična vezja: vrata NOR2 (dva vhoda NOR).
51. Vrata CMOS NAND2 (dva vhoda NAND).
52. Postavitev preprostih logičnih vrat CMOS
53. Kompleksna logična vezja
54. Kompleksna logična vrata CMOS
55. Postavitev kompleksnih logičnih vrat CMOS
56. Vrata AOI in OAI
57. Psevdo-nMOS vrata
58. CMOS poln seštevalnik in prenosni seštevalec valovanja
59. CMOS prenosna vrata (prehodna vrata)
60. Komplementarna prehodna tranzistorska logika (CPL)
61. Zaporedna logična vezja MOS : Uvod
62. Obnašanje bistabilnih elementov
63. Tokokrog zapaha SR
64. Clocked SR Zapah
65. Zapah JK
66. Master-Slave japonka
67. CMOS D-zapah in Edge-proženje flip-flop
68. Dinamična logična vezja: Uvod
69. Osnovni principi prehodnih tranzistorskih vezij
Vse teme niso navedene zaradi omejitev znakov.
Vsaka tema je opremljena z diagrami, enačbami in drugimi oblikami grafičnih prikazov za boljše učenje in hitro razumevanje.
Ta aplikacija bo uporabna za hitro referenco. Revizija vseh konceptov se lahko zaključi v nekaj urah s to aplikacijo.
Namesto da bi nam dali nižjo oceno, nam pošljite svoja vprašanja, težave in nam dajte dragocene ocene in predloge, da jih bomo lahko upoštevali za prihodnje posodobitve. Z veseljem jih bomo rešili namesto vas.
Posodobljeno dne
24. avg. 2025