ASIC and FPGA Verification: A Guide to Component Modeling

· Elsevier
4.0
සමාලෝචන 2ක්
ඉ-පොත
336
පිටු
සුදුසුකම් ලබයි

මෙම ඉ-පොත ගැන

Richard Munden demonstrates how to create and use simulation models for verifying ASIC and FPGA designs and board-level designs that use off-the-shelf digital components. Based on the VHDL/VITAL standard, these models include timing constraints and propagation delays that are required for accurate verification of today’s digital designs. ASIC and FPGA Verification: A Guide to Component Modeling expertly illustrates how ASICs and FPGAs can be verified in the larger context of a board or a system. It is a valuable resource for any designer who simulates multi-chip digital designs.

*Provides numerous models and a clearly defined methodology for performing board-level simulation.*Covers the details of modeling for verification of both logic and timing. *First book to collect and teach techniques for using VHDL to model "off-the-shelf" or "IP" digital components for use in FPGA and board-level design verification.

ඇගයීම් සහ සමාලෝචන

4.0
සමාලෝචන 2ක්

මෙම ඉ-පොත අගයන්න

ඔබ සිතන දෙය අපට කියන්න.

කියවීමේ තොරතුරු

ස්මාර්ට් දුරකථන සහ ටැබ්ලට්
Android සහ iPad/iPhone සඳහා Google Play පොත් යෙදුම ස්ථාපනය කරන්න. එය ඔබේ ගිණුම සමඟ ස්වයංක්‍රීයව සමමුහුර්ත කරන අතර ඔබට ඕනෑම තැනක සිට සබැඳිව හෝ නොබැඳිව කියවීමට ඉඩ සලසයි.
ලැප්ටොප් සහ පරිගණක
ඔබට ඔබේ පරිගණකයේ වෙබ් බ්‍රව්සරය භාවිතයෙන් Google Play මත මිලදී ගත් ශ්‍රව්‍යපොත්වලට සවන් දිය හැක.
eReaders සහ වෙනත් උපාංග
Kobo eReaders වැනි e-ink උපාංග පිළිබඳ කියවීමට, ඔබ විසින් ගොනුවක් බාගෙන ඔබේ උපාංගයට එය මාරු කිරීම සිදු කළ යුතු වේ. ආධාරකරු ඉ-කියවනයට ගොනු මාරු කිරීමට විස්තරාත්මක උදවු මධ්‍යස්ථාන උපදෙස් අනුගමනය කරන්න.